48623

Пристрій для зсуву коду на два розряди вліво з паралельним введенням/виведенням та контролем за непарністю у процесі передачі даних

Курсовая

Коммуникация, связь, радиоэлектроника и цифровые приборы

ТИПОВІ ВУЗЛИ ЩО ВИКОРИСТОВУЮТЬСЯ ДЛЯ СТВОРЕННЯ РОЗРЯДНОГО РЕГІСТРА. Зчитування інформації Логічні мікрооперації в регістрах. ТИПОВІ ВУЗЛИ ЩО ВИКОРИСТОВУЮТЬСЯ ДЛЯ СТВОРЕННЯ РОЗРЯДНОГО РЕГІСТРА. Логічна функція регістра позначається буквами RG register.

Украинкский

2013-12-22

1.39 MB

18 чел.

ЗМІСТ

ВСТУП......................................................................................................................2

  1.  ТИПОВІ ВУЗЛИ, ЩО ВИКОРИСТОВУЮТЬСЯ ДЛЯ СТВОРЕННЯ
    24-РОЗРЯДНОГО РЕГІСТРА………..………………………………………4
    1.  Загальна характеристика регістрів….…………………..……………….4
    2.  Установлювані мікрооперації. Однофазний та пара фазний запис……4
    3.  Записування інформації від двох джерел.....………………...………….5
    4.  Зчитування інформації……………………………………………………5
    5.  Логічні мікрооперації в регістрах……………………….………………6
    6.  Мікрооперації зсуву………………..…………………………………….9
    7.  Перетворення послідовного коду в паралельний і навпаки………….10
  2.  ПРОЕКТУВАННЯ СТРУКТУРНОЇ СХЕМИ ПРИСТРОЮ……………....11
  3.  ПРОЕКТУВАННЯ ФУНКЦІОНАЛЬНОЇ СХЕМИ ПРИСТРОЮ...………12
    1.  Перелік вибраних мікросхем…………………………………………….12
    2.  Функціональна схема………..…………………………………………...12
  4.  ПРОЕКТУВАННЯ ЕЛЕКТРИЧНОЇ ПРИНЦИПОВОЇ СХЕМИ ПРИСТРОЮ…………………………………………………………………..14
    1.  Схема зсуву…….…………………………………………………………14
    2.  Схема перевірки………………………………………………………….14
    3.  Принципова схема...……………………………………………………...16
  5.  МОДЕЛЮВАННЯ СПРОЕКТОВАНОЇ СХЕМИ В MULTISIM……...…..17
  6.  РОЗРОБКА ДРУКОВАНОЇ ПЛАТИ, 3D-МОДЕЛІ ТА ЗБІРНОГО КРЕСЛЕННЯ...……………………………………………….…………........18

ВИСНОВКИ……………………………………………………………………...21

СПИСОК  ВИКОРИСТАНИХ ДЖЕРЕЛ..……………………………………..21

ВСТУП

Регістром називається типовий функціональний вузол комп'ютера, призначений для приймання, тимчасового зберігання, перетворення і видачі   n-розрядного двійкового слова. Регістр містить регулярний набір однотипних тригерів, в кожному з яких зберігається значення одного двійкового розряду машинного слова. Найчастіше використовують тригери  типів RS, JK і D.

1. ТИПОВІ ВУЗЛИ, ЩО ВИКОРИСТОВУЮТЬСЯ ДЛЯ СТВОРЕННЯ 24-РОЗРЯДНОГО РЕГІСТРА

1.1. Загальна характеристика регістрів

Регістри, призначені тільки для приймання (записування), зберігання і передачі інформації, називаються елементарними або фіксаторами. Регістри, в яких зберігання даних поєднується з мікроопераціями зсуву, називаються зсувовими. Елементарні регістри будують на одноступеневих тригерах, а зсувові – на двоступеневих або D-тригерах з динамічним керуванням. Логічна функція регістра позначається буквами RG (register).
Регістри забезпечують зберігання команд, адреси пам'яті, результатів операцій, індексів та ін. 


Рис. 1.1 Схема регістра на D-тригерах

Регістри класифікують за такими ознаками: способом  керування записуванням – асинхронні та синхронні; способом записування і видачі двійкових слів – паралельні, послідовні й універсальні; у паралельних регістрах записування і видача слів виконується одночасно всіма розрядами, а в послідовних – розряд за розрядом в напрямку від молодших розрядів до старших або навпаки; універсальні регістри забезпечують як паралельний, так і послідовний обмін інформацією; числом ліній для представлення значення одного розряду слова (біта інформації) – однофазні й парафазні; при однофазному поданні значення кожного розряду слова передається по одній лінії зв'язку, а при парафазному – по двох лініях (одночасно відображається пряме та інверсне значення розряду);
числом тактів для записування слова – одно-, дво- і багатотактні;
складом мікрооперацій, які виконуються: установлювальні, записування, читання, порозрядні логічні й зсуву, а також перетворення послідовного коду в паралельний і навпаки; напрямом зсуву – односторонні (лівий або правий зсув) і двосторонні (реверсивні); типом тригерів, що використовуються;     
елементною структурою – потенціальні, імпульсні й потенціально-імпульсні.

1.2. Установлювальні мікрооперації. Однофазний і парафазний спосіб записування інформації

Установлювальні мікрооперації служать для переключення регістрів у певний стан. Наприклад, установлення регістра в стан "0" або "1"; установлення парних розрядів у стан "0", а непарних – у стан "1"; записування в регістр деякої константи або обнуління деяких байтів та ін.
Установлювальні мікрооперації переважно використовують асинхронні входи регістра, наприклад, вхід скидання R для схеми,  зображеної  на рис.
1.1.

У регістрах на RS- або JK- тригерах можливий однофазний або парафазний спосіб записування інформації. При однофазному записуванні значення кожного розряду слова А=АnAn-1…Аi …А1  надходить по одній лінії зв'язку на вхід S (або J) відповідних тригерів. Після зчитування записаної інформації регістр має обнулятися по спільному R  входу (рис. 1.2). Таким чином, при однофазному записуванні частота обміну інформацією зменшується, оскільки процеси введення і скидання чергуються.


Рис.
1.2 Схема регістра з однофазним записом даних

При парафазному записуванні інформації значення кожного розряду слова  А передається по двох лініях зв'язку. При цьому пряме значення Аі надходить на вхід S (або J) відповідних тригерів, а інверсне значення – на вхід R (або K). У цьому випадку не потрібне попереднє скидання регістра в стан "0", тому що таку функцію виконує сигнал  (рис.1.3).


Рис.
1.3 Схема регістра з парафазним записом даних

У регістрах на D-тригерах, які мають один інформаційний вхід, можливий тільки однофазний спосіб записування інформації. З приходом чергового синхроімпульсу записується нова інформація або при відсутності даних на вхідній шині стан регістра автоматично обнуляється (див. рис.4.1).
При необхідності збереження інформації на декілька тактів у регістрах на D-тригерах потрібно використати дозволяючий V-вхід, або блокувати проходження синхроімпульсу на С-вхід.

1.3. Записування інформації від двох джерел

Для записування інформації від декількох джерел (напрямків) на вході кожного тригера ставлять додаткові комбінаційні схеми, які створюють вхідну логіку регістра. Кожний напрямок має свою сукупність електричних ліній (шину), по яких передаються сигнали, що відображають значення розрядів слова. Якщо n-розрядне слово передається однофазним кодом, то шина має n ліній зв'язку, а якщо парафазним кодом – то 2n ліній. Записування кожного слова ініціюється відповідним керуючим сигналом Y1, Y2 та ін.

Для записування в регістр на RS-тригерах однофазним кодом слів А і В потрібно реалізувати такі порозрядні функції збудження входу Si:
Si = Y1АіÚ Y2Ві  , (1.1)де Аі і Ві  – двійкові розряди слів А і В; Y1 і Y2 – сигнали керування приймання слів А і В відповідно. Схема вхідної логіки і-го розряду регістра на основі рівняння (1.1) показана на рис.4.4, а. 
Для записування в регістр на JK-тригерах парафазним кодом слів А і В потрібно реалізувати такі порозрядні функції збудження входів Ji i Ki:
Ji = Y1АіÚ Y2Ві ;   Кi = Y1 
Ú Y2  (1.2)

Схема вхідної логіки і-го розряду регістра на основі рівнянь (1.2) показана на рис.1.4, б.


Рис.
1.4 Схеми розряду регістра із записом слів від двох джерел: а – однофазним кодом;  б – парафазним кодом

1.4. Зчитування інформації

Інформація, яка зберігається в регістрах, може передаватися у зовнішні схеми однофазним або парафазним способом у прямому або оберненому коді. Для реалізації мікрооперацій зчитування до виходів кожного тригера підключаються комбінаційні схеми, які створюють вихідну логіку регістра.
Схеми вихідної логіки будуються на основі таких порозрядних логічних рівнянь: 
 для зчитування однофазним прямим або оберненим кодом
Ші =  YпрQі  Ú  Yоб
;  ( 1.3) для зчитування парафазним прямим або оберненим кодом: Шi* =  YпрQі Ú Yпр;          = Yоб Ú YобQі ;     (1.4)
де Yпр і  Yоб – керуючі сигнали видачі відповідно прямого або оберненого коду; Qі   і 
 – пряме  та  інверсне  значення  виходу   і-го  розряду регістра; Ші  – розряд однофазної шини даних; Шi*  і  – розряди парафазної шини даних.

Очевидно, що керуючі сигнали Yпр і  Yоб не повинні збігатися в часі. Наприклад, при зчитуванні інформації парафазним оберненим кодом отримаємо: 
Yпр = 0; Yоб = 1; Шi* =
 = Qі.

Схеми вихідної логіки для  і-го розряду на основі рівнянь (4.3) і (4.4) показані на рис. 1.5.


Рис. 4.5 Схеми вихідної логіки і-го розряду регістра для зчитування інформації: а – однофазним кодом;  б – парафазним кодом

1.5. Логічні мікрооперації в регістрах

У регістрах можуть виконуватися такі порозрядні (без перенесень) логічні мікрооперації над словами А і В: логічне додавання і множення: RG1:=AÚB; RG1:= AÙB;  додавання за модулем два і його заперечення: RG1:=AB; RG1:=; інверсія слова: RG1:=. 
Логічні мікрооперації передбачають наявність першого слова А в регістрі. З урахуванням цього логічне додавання слів А і В  в регістрі на RS- або JK-тригерах з однофазним записом виконується введенням слів В без попереднього скидання. Логічне множення реалізується подаванням інверсних значень розрядів слова В на входи  R (або K) тригерів регістра. Дійсно, якщо значення Вi=0, то =1 і відповідно тригери обнуляються,  що і потрібно для порозрядного логічного множення.

Мікрооперації додавання за модулем два і його заперечення реалізуються в регістрах на Т-тригерах. Спочатку записується слово А, а потім без попереднього скидання по лічильному входу вводиться слово В. Після цього на прямих виходах тригерів фіксується результат операції Q=A Å B, а на інверсних виходах – =Мікрооперація інвертування складається з подавання імпульсу на всі Т-входи тригерів регістра, в яких зберігається слово А. У підсумку на прямих виходах тригерів встановлюється результат згідно із співвідношенням Qi=Ai Å 1=

1.6. Мікрооперації зсуву

Зсув – це одночасне просторове переміщення двійкового слова в розрядній сітці із збереженням порядку слідування нулів і одиниць. Регістри, призначені для виконання мікрооперацій зсуву, називаються регістрами зсуву або зсувовими.

Мікрооперації зсуву використовують у процесі виконання команд множення, ділення і нормалізації. Крім того, за допомогою зсуву здійснюється перетворення паралельного коду в послідовний або навпаки (наприклад, при обміні інформацією з магнітними стрічками і дисками).
Зсув слова може виконуватися вправо (у бік молодших розрядів) або вліво (у бік старших розрядів).

Позначимо однорозрядні мікрооперації зсуву  вправо і вліво символами R і L відповідно. Розрізнюють правий і лівий арифметичний (Rа, Lа), логічний  (Rл, Lл) і циклічний (Rц, Lц) зсуви слова.
Нехай в регістрі А записано слово Аn An-1…A2 A1, де А1 – молодший розряд; Аn – старший розряд. Символічно мікрооперації зсуву записуються таким чином:
арифметичні  зсуви (знаковий розряд не зсувається):
RGA:=Ra(A)=An 0 An-1… A2;    RGA:=La(A)=An  An-2… A1 0;
логічні зсуви (одночасно зсуваються всі розряди):
RGA:=R
л(A)=0 An An-1… A2;    RGA:=Lл(A)= An-1 An-2… A1 0;
циклічні зсуви  (між старшим і молодшим розрядами є кільцевий зв'язок):
RGA:=R
ц(A)=А1 An An-1… A2;     RGA:=Lц(A)= An-1 An-2… A1 Аn.

Арифметичні та циклічні зсуви переважно використовують при виконанні команд в процесорах, а логічні зсуви забезпечують перетворення послідовного коду в паралельний і навпаки в пристроях зв'язку з магнітними стрічками і дисками.

Зсувні регістри проектують на двоступеневих RS- (або JK-)  або D-тригерах з динамічним керуванням по фронту . Такі тригери забезпечують розділення під час процесів приймання нової  інформації в кожному розряді та видачі (зсуву) старої.

Припустимо, що в реверсивному регістрі мають виконуватися паралельний запис слова А за сигналом керування Yзп і зсуви інформації вліво і вправо під впливом керуючих сигналів Lл і Rл. Функції збудження Sі і Rі для кожного розряду регістра зсуву на двоступеневих RS-тригерах мають вигляд:  Si=Yзп AiÚRлQi+1ÚLл Qi-1;     Ri=YзпÚ RлÚ Lл   (1.5)

Схема одного розряду регістра зсуву на RS-тригерах згідно з рівнянням (3.5) показана на рис.4.6,а. Економічна схема розряду регістра, в якій функція на R-входи тригера утвориться інвертуванням сигналу Si, показана на рис.4.6, б. Однак у цьому випадку час записування даних збільшується за рахунок затримки інвертора.


Для регістра зсуву на
D-тригерах функції збудження мають вигляд:
Di=Yзп AiÚ Rл Qi+1Ú LлQi-1. (1.6).

Схема розряду регістра зсуву на D-тригерах згідно з рівнянням (1.6) показана на рис.4.6, в.


Рис.
1.6 Схема розряду регістра зсуву: а – на RS-тригері; б – з інвертором на вході R; в – на D-тригері

Приклад побудови реверсивного трирозрядного регістра зсуву на D-тригерах з динамічним керуванням показаний на рис.1.7.   


Рис.
1.7 Схема реверсивного регістра зсуву на D-тригерах

Реверсивний регістр зсуву працює таким чином. При значенні сигналу Yзп=1 в регістр записується інформація паралельним однофазним кодом. При значенні сигналу Rл=1 інформація, що зберігається, одночасно зсувається у бік молодших розрядів, при цьому розряд Q3 обнуляється. При значенні сигналу Lл=1 інформація в регістрі одночасно зсувається у бік старших розрядів, при цьому розряді Q1 обнуляється. Запис і зсув інформації відбуваються по фронту синхроімпульсу.

1.7. Перетворення послідовного коду в паралельний і навпаки

Схема чотирирозрядного регістра зсуву вправо на JK-тригерах, яка забезпечує перетворення кодів, показана на рис.4.8, а. Старший розряд регістра за допомогою інвертора на К-вході працює в режимі D-тригера.
Нехай від накопичувачів на магнітних дисках або стрічках на вхід регістра по лінії D поступає послідовний код слова А=1101 в напрямку від молодших розрядів до старших. Значення розрядів слова поступає одночасно із синхроімпульсами, які забезпечують як приймання коду в старший розряд, так і одночасний зсув вмісту регістра вправо (рис.4.8, б). Після приходу чотирьох синхроімпульсів на виходах регістра Q4 – Q1 встановлюється код 1101. Таким чином здійснюється перетворення послідовного коду в паралельний, яке часто називають послідовним введенням слова в регістр.


Рис.
1.8 Регістр зсуву : а – схема ; б,в – перетворення послідовного коду в паралельний і навпаки

Перетворення паралельного коду в послідовний також відбувається зсувом слова, яке зберігається. Процес перетворення паралельного коду слова А=1101 в послідовний в напрямку від молодших розрядів до старших за допомогою зсуву вправо показаний на рис.4.8, в.

2. ПРОЕКТУВАННЯ СТРУКТУРНОЇ  ПРИСТРОЮ

Структурна схема 24-розрядного регістру зсуву вліво на два родряди

має дві ланки:

Блок зсуву;

Блок перевірки.

Рис. 2.1 Структурна схема пристрою

Блок сумування побудований на основі шести 8-розрядних регістрів К1533ИР33.

Для перевірки на непарність коду використовуються елементи сумування за модулем 2  М530ЛП5, на які подаються, як і початковий вхідний сигнал, так і зсунутий сигнал. Якщо на виході ми отримаємо одиницю то код непарний, якщо нуль то код парний.

3. ПРОЕКТУВАННЯ ФУНКЦІОНАЛЬНОЇ СХЕМИ ПРИСТРОЮ

3.1. Перелік вибраних мікросхем

У нас в країні обширна номенклатура інтегральних мікросхем, що випускаються. Для побудови пристроїв автоматики і обчислювальної техніки широке вживання знаходять цифрові мікросхеми серії К155, К555, К1531, К1533, які працюють на ТТЛ(ТТЛШ) логіці. При всіх своїх перевагах – високій швидкодії, обширній номенклатурі, хорошій завадостійкості – ці мікросхеми володіють великою споживаною потужністю.

В даній схемі було використано мікросхеми:

  1.  К1533ИР33
  2.  К155ЛИ1
  3.  КР1533ЛЛ4
  4.  М530ЛП5   

3.2  Функціональна схема пристрою

На рисунку 3.1 зображена функціональна схема 24-розрядного регістру зсуву вліво на два родряди.  

На вхід подається 24-розрядний код, що проходить по лініям А1-А24, з ліній Q1-Q24 ми отримуємо вихідний зсунутий код.   

Рис. 3.1 Функціональна схема пристрою

4. ПРОЕКТУВАННЯ ЕЛЕКТРИЧНОЇ ПРИНЦИПОВОЇ СХЕМИ ПРИСТРОЮ

4.1. Схема зсуву

За допомогою розробленої схеми можливо виконувати зсув коду на 2 розряди вліво.

Вхідний код уводиться паралельно, за допомогою перемикачав ми встановлюєм рівень логічного нуля чи одиниці. З виходу код також отримується паралельно.

Для зсуву коду було використано два додаткових ключа. Перший ключ при замиканні дозволяє проходити вхідному сигналу. Другий ключ зсуває код на 2 розряди, тобто ключ можна перемикати до тих пір поки код не зсунеться повністю і замість початкового коду будуть нулі.

4.2. Схема перевірки

Окрім зсуву коду дана схема виконує також контроль за непарністю у процесі передачі данних.Для цього в схемі використовуються елементи виключного АБО.

Результат перевірки полягає в сумуванні коду вцілому, якщо на виході отримується одиниця то код непарний, якщо нуль то код парний.

Перевірка виконується в двох місцях, спочатку перевіряється вхідний код, потім коли ми виконали зсув то перевіряється вже вихідний код.

4.2. Принципова схема

  1.  На рисунку 4.1 зображено умовне графічне позначення регістра зсуву серії К1533ИР33 [1, 313-315].

Рис. 4.1 Умовне графічне позначення регістра

На рисунку 4.2 зображено умовне графічне позначення елементу Виключне АБО КР1531ЛП5 [1, 316-318].

Рис. 4.2  Умовне графічне позначення виключного АБО

На рисунку 4.3 зображено умовне графічне позначення елементу АБО (КР1533ЛЛ4)

Рис. 4.3  Умовне графічне позначення АБО

Якщо хочаб на одному із входів буде 1 то на виході ми одержимо логічну 1, якщо ж на вході будуть подаватись 0 то і на виході ми одержимо 0.

5. МОДЕЛЮВАННЯ СПРОЕКТОВАНОЇ СХЕМИ В ПАКЕТІ MULTISIM

Згідно із завданням було змодельовано в пакеті  віртуального проектування схем Multisim структурну схему 24-х входового регістра зсуву.

В пакеті Multisim було використано мікросхеми ТТЛ-ТТЛШ логіки, імпортних схем, так як вітчизняних схем в ньому не використовується. Різниця між вітчизняними і імпортними мікросхемами, полягає в тому  що імпортні схеми більш інтегровані, і більш економні, а загалом вона виконує ті ж функції що і вітчизняні схеми.

В графічній частині технічної документації приведена ілюстрація моделі розробленого пристрою у форматі А4.

         


6 .РОЗРОБКА ДРУКОВАНОЇ ПЛАТИ, 3
D-МОДЕЛІ ТА ЗБІРНОГО КРЕСЛЕННЯ

Розробка друкованої плати була виконана в середовищі Multisim. Розроблена плата є двохсторонньою з розмірами 190х120 мм. Дана друкована плата зображена з двох сторін: вигляд зверху (рис. 6.1) та вигляд
знизу (рис. 6.2).

Рис. 6.1. Друкована плата вигляд зверху.

Рис. 6.2. Друкована плата вигляд знизу.

Рис. 6.3. 3D-модель розробленої плати.

Рис. 6.4. Збірне креслення розробленої плати.

 


ВИСНОВКИ

В даному курсовому проекті було розроблено пристрій для зсуву коду на два розряди вліво з паралельним введенням/виведенням та контролем за непарністю у процесі передачі даних.

В ході виконання було розроблено функціональну та принципову схеми, також під час розробки пристрою було спроектовано друковану плату, 3Д модель та збірне креслення.

Правильність роботи створеного пристрою перевірялись в середовищі проектування Multisim 11.0.


Список використаної літератури

  1.  Бабич М.П. Комп’ютерна схемотехніка: навчальний посібник / М.П. Бабич, І.А. Жуков – К.: "МК-Прес", 2004. – 412 с.
  2.  Новиков Ю.В. Основы цифровой схемотехники. Базовые элементы и схемы. Методы проектирования / Новиков Ю.В. – М.: Мир, 2001. – 379 с.
  3.  Перельман Б.Л. Отечественные микросхемы и зарубежные аналоги. Справочник / Перельман Б.Л. Шевелёв В.И. - М.: "НТЦ Микротех", 1998, 376 с.
  4.  Каган Б.М. Электронные вычислительные машины и системы: Учеб. пособие для вузов – 3-е изд., перераб. и доп. / Каган Б.М. - М.: Энергоатомиздат, 1991, 592 с.
  5.  Ненашев А.П. Конструирование радиоэлектронных средств. / Ненашев А.П. - М.: Высшая школа, 1990. - 432 с.
  6.  Усатенко С.Т. Графическое изображение электрорадиосхем: Справочник / Усатенко С.Т., Каченюк Т.К., Терехова М.В. – К.: Техника, 1986.-112с.
  7.  Боровский В.П. Справочник по схемотехнике для радиолюбителя / Боровский В.П., Костенко В.И., Михайленко В.М., Партала О.Н. - К.: Техника, 1989. - 480 с.
  8.  В. И. Зубчук Справочник по цифровой схемотехнике. / В. И. Зубчук, В. П. Сигорский, А. Н. Шкуро - К.: Техника, 1990


Змн
.

рк.

№ докум.

Підпис

Дата

Арк.

1

362.6050102 1 514 ПЗ

Розроб.

Дуляк Д. М.

Перевір.

Гімчинська С. Ю.

Реценз.

Н. Контр.

Затверд.

Мельничук С.В

24-розрядний регістр зсуву вліво на два родряди

Пояснювальна записка

Літ.

Акрушів

1

Кафедра комп’ютерних систем і мереж, група 422


 

А также другие работы, которые могут Вас заинтересовать

33581. Административная реформа в Российской Федерации 46.5 KB
  Административная реформа – процесс совершенствования механизма государственного управления и общественных отношений в сфере государственного управления; действия государственной власти направленные на качественное и количественное преобразование государственной службы а также отношений между различными органами. Первый вариант – начать реформу с определения избыточных госфункций а после этого приступить к реформированию структуры органов власти. Второй вариант – наоборот сначала реформировать структуру органов власти а затем уже снижать...
33582. Законодательная власть в системе государственного управления 23.1 KB
  Федеральное Собрание Российской Федерации. Полномочия и предметы ведения Государственной Думы и Совета Федерации Федерального Собрания РФ. Федеральное Собрание парламент Российской Федерации является представительным и законодательным органом Российской Федерации. Федеральное Собрание состоит из двух палат Совета Федерации и Государственной Думы.
33583. Судебная власть в системе государственного управления 47.5 KB
  Судебная власть в системе государственного управления Предназначение судебной власти в обществе. Система органов судебной власти РФ. Предназначение судебной власти разрешать различные правовые конфликты между членами общества между человеком и государством. Суды в РФ в совокупности образуют судебную систему; 2 осуществляется посредством конституционного гражданского административного и уголовного судопроизводства; 3 осуществляется в соответствии с четко установленной процессуальной формой надлежащей правовой процедурой; 4 решения...
33584. Прохождение государственной службы 86.5 KB
  Прохождение государственной службы Гос.служба – деятельность граждан на должностях государственный гражданской службы по обеспечению исполнения полномочий государственных органов и лиц замещающих государственные должности. Цели государственной службы: Социальные выполнение конституционных требований о гос. поддержке соц сферы; реализация обязательств госва по обеспечению определённого урня жизни граждан удовлетворению их материальных и духовных потребностей; обеспечение благосостояния общества Экономические повышение...
33585. Муниципальная служба: задачи, функции, принципы, порядок и условия прохождения 46.5 KB
  Муниципальная служба профессиональная деятельность граждан которая осуществляется на постоянной основе на должностях муниципальной службы замещаемых путем заключения трудового договора контракта. Основные признаки муниципальной службы: 1 это особый вид публичной службы т. в органах местной публичной власти муниципального образования; 2 замещение муниципальным служащим муниципальной должности которая не является выборной должностью; 3 это профессиональная деятельность в органах местного самоуправления за осуществление которой...
33586. Конфликт в организации. Процесс конфликта в организации. Разрешение конфликта в организации 70 KB
  Процесс конфликта в организации. Разрешение конфликта в организации. Разрешение конфликта: силой выигрыш – проигрыш через сотрудничество через компромисс уход от конфликта войти в положение другой стороны. Здесь участниками конфликта являются не люди а различные психологические факторы внутреннего мира личности часто кажущиеся или являющиеся несовместимыми: потребности мотивы ценности чувства и т.
33587. Государственный бюджет: доходы и расходы. Проблема дефицита государственного бюджета. Государственный долг 98.5 KB
  Формирование расходов бюджетов РФ. Бюджетная система РФ – это основанная на экономических отношениях и государственном устройстве РФ регулируемая нормами права совокупность федерального бюджета бюджетов субъектов РФ местных бюджетов и бюджетов государственных внебюджетных фондов. В отличие от законодательно утверждаемых бюджетов субъектов федерации и федерального бюджета консолидированный бюджет не является законом. В то же время консолидированные бюджеты субъектов РФ состоят из собственно бюджета субъекта РФ и бюджетов муниципальных...
33588. Налоги: сущность, виды, функции. Фискальная политика государства 88 KB
  Налоги: сущность виды функции. Прямые и косвенные налоги. Пропорциональные прогрессивные и регрессивные налоги. Федеральные налоги налоги членов федерации и местные налоги.
33589. Государственно-муниципальные финансы как элемент финансово-кредитной системы 52.5 KB
  Финансовая подсистема ФКС в свою очередь делится на: 1 централизованные финансы: государственный бюджет; внебюджетные фонды; государственный кредит; финансы государственных предприятий; государственное страхование; 2 децентрализованные финансы: финансы коммерческих предприятий и организаций; финансы некоммерческих организаций; финансы кредитных организаций; финансы страховых организаций; 3 финансы домашних хозяйств. Централизованные финансы представляют собой финансы государства и используются для регулирования...